XCF128XFTG64C Encapsulation BGA64 XL өндөр нягтралтай тохиргоо ба хадгалах төхөөрөмж
Бүтээгдэхүүний шинж чанарууд
ТӨРӨЛ | ТОДОРХОЙЛОЛТ |
Ангилал | Нэгдсэн хэлхээнүүд (ICs) |
Mfr | AMD Xilinx |
Цуврал | - |
Багц | Тавиур |
Бүтээгдэхүүний статус | Хуучирсан |
Програмчлагдах төрөл | Системд програмчлагдах боломжтой |
Санах ойн хэмжээ | 128 Мб |
Хүчдэл - Нийлүүлэлт | 1.7V ~ 2V |
Үйлдлийн температур | -40°C ~ 85°C |
Суурилуулах төрөл | Гадаргуугийн бэхэлгээ |
Багц / хайрцаг | 64-TBGA |
Нийлүүлэгчийн төхөөрөмжийн багц | 64-FTBGA (10×13) |
Үндсэн бүтээгдэхүүний дугаар | XCF128 |
Баримт бичиг ба хэвлэл мэдээлэл
НӨӨЦИЙН ТӨРӨЛ | ХОЛБООС |
Мэдээллийн хуудас | XCF128XFT(G)64C мэдээллийн хуудас |
Байгаль орчны мэдээлэл | Xiliinx RoHS гэрчилгээ |
PCN хуучирсан/ EOL | Олон төхөөрөмж 2015 оны 6-р сарын 01 |
PCN хэсгийн төлөвийн өөрчлөлт | 2016 оны 4-р сарын 25-нд эд ангиудыг дахин идэвхжүүлсэн |
HTML мэдээллийн хуудас | XCF128XFT(G)64C мэдээллийн хуудас |
Байгаль орчны болон экспортын ангилал
АРТРИБУТ | ТОДОРХОЙЛОЛТ |
RoHS статус | ROHS3 нийцтэй |
Чийгийн мэдрэмжийн түвшин (MSL) | 3 (168 цаг) |
REACH статус | Нөлөөлөлгүй REACH |
ECCN | 3A991B1A |
HTSUS | 8542.32.0071 |
Xilinx нь XC18V00 цувралын программчлагдсан программчлагдсан PROM-уудыг танилцуулж байна (Зураг 1).Энэхүү 3.3V гэр бүлийн төхөөрөмжүүдэд Xilinx FPGA тохиргооны бит урсгалуудыг дахин програмчлах, хадгалахад хялбар, зардал багатай аргыг хангадаг 4 мегабит, 2 мегабит, 1 мегабит, 512 килобит PROM багтдаг.
FPGA нь Мастер цуврал горимд байх үед PROM-г удирддаг тохиргооны цагийг үүсгэдэг.CE болон OE-г идэвхжүүлсний дараа богино хугацааны хандалтын хугацаа нь FPGA DIN зүүтэй холбогдсон PROM DATA (D0) зүү дээр өгөгдөл авах боломжтой.Цагийн ирмэг нэмэгдэхийн дараа шинэ өгөгдөлд хандах боломжтой.FPGA нь тохиргоог дуусгахын тулд тохирох тооны цагны импульс үүсгэдэг.FPGA нь Slave Serial горимд байх үед PROM болон FPGA нь гадаад цагаар ажилладаг.
FPGA нь Master Select MAP горимд байх үед FPGA нь PROM-г удирддаг тохиргооны цагийг үүсгэдэг.FPGA нь Slave Parallel эсвэл Slave Select MAP горимд байх үед гадаад осциллятор нь PROM болон FPGA-г удирддаг тохиргооны цагийг үүсгэдэг.CE болон OE-г идэвхжүүлсний дараа өгөгдөл PROM-ийн DATA (D0-D7) зүү дээр боломжтой болно.Цагийн ирмэг нэмэгдэхийн дараа шинэ өгөгдөлд хандах боломжтой.Өгөгдөл нь CCLK-ийн дараах өсөн нэмэгдэж буй ирмэг дээр FPGA руу цаглагдана.Чөлөөт ажилладаг осцилляторыг Slave Parallel эсвэл Slave Select MAP горимд ашиглаж болно.
Дараах төхөөрөмжийн CE оролтыг удирдахын тулд CEO гаралтыг ашиглан олон төхөөрөмжийг каскад болгож болно.Энэ гинжин хэлхээний бүх PROM-уудын цагны оролт болон ДАТА гаралт нь хоорондоо холбоотой.Бүх төхөөрөмжүүд нийцтэй бөгөөд гэр бүлийн бусад гишүүдтэй эсвэл XC17V00 нэг удаагийн программчлагдсан цуваа PROM гэр бүлтэй хамт байж болно.