DS90UB914ATRHSRQ1 Жинхэнэ цоо шинэ QFN DS90UB914ATRHSRQ1 худалдагчтай ДАХИН БАТАЛГААЖУУЛАХ саналтай.
Бүтээгдэхүүний шинж чанарууд
ТӨРӨЛ | ТОДОРХОЙЛОЛТ | СОНГОХ |
Ангилал | Нэгдсэн хэлхээнүүд (ICs) Интерфэйс Цуваажуулагч, цуваа арилгагч |
|
Mfr | Texas Instruments | |
Цуврал | Автомашин, AEC-Q100 | |
Багц | Соронзон хальс ба дамар (TR) Зүссэн соронзон хальс (CT) Digi-Reel® |
|
Бүтээгдэхүүний статус | Идэвхтэй | |
Чиг үүрэг | Цуврал арилгагч | |
Өгөгдлийн хурд | 1.4 Гбит/с | |
Оролтын төрөл | FPD-Link III, LVDS | |
Гаралтын төрөл | LVCMOS | |
Оролтын тоо | 1 | |
Гаралтын тоо | 12 | |
Хүчдэл - Нийлүүлэлт | 1.71V ~ 3.6V | |
Үйлдлийн температур | -40°C ~ 105°C (TA) | |
Суурилуулах төрөл | Гадаргуугийн бэхэлгээ | |
Багц / хайрцаг | 48-WFQFN Ил гарсан дэвсгэр | |
Нийлүүлэгчийн төхөөрөмжийн багц | 48-WQFN (7x7) | |
Үндсэн бүтээгдэхүүний дугаар | DS90UB914 | |
SPQ | 1000ш |
Serializer/Deserializer (SerDes) нь хязгаарлагдмал оролт/гаралтыг нөхөх зорилгоор өндөр хурдны харилцаанд түгээмэл хэрэглэгддэг хос функциональ блок юм.Эдгээр блокууд нь чиглэл бүрийн цуваа өгөгдөл болон зэрэгцээ интерфэйсүүдийн хооронд өгөгдлийг хөрвүүлдэг."SerDes" гэсэн нэр томъёо нь ерөнхийдөө янз бүрийн технологи, хэрэглээнд хэрэглэгддэг интерфейсийг хэлдэг.SerDes-ийн үндсэн хэрэглээ нь нэг шугамаар өгөгдөл дамжуулах явдал юмдифференциал хосоролт/гаралтын зүү болон харилцан холболтын тоог багасгахын тулд.
SerDes-ийн үндсэн функц нь хоёр функциональ блокоос бүрдэнэ: Parallel In Serial Out (PISO) блок (өөрөөр хэлбэл Parallel-to-Serial хувиргагч) болон Serial In Parallel Out (SIPO) блок (өөрөөр хэлбэл Serial-to-Parallel хувиргагч).4 өөр SerDes архитектур байдаг: (1) Parallel clock SerDes, (2) Embedded clock SerDes, (3) 8b/10b SerDes, (4) Bit interleaved SerDes.
PISO (Зэрэгцээ оролт, цуваа гаралт) блок нь ихэвчлэн зэрэгцээ цагийн оролт, өгөгдөл оруулах шугамын багц, өгөгдөл оруулах түгжээтэй байдаг.Энэ нь дотоод болон гадаад ашиглаж болнофазын түгжигдсэн гогцоо (PLL)орж ирж буй зэрэгцээ цагийг цуваа давтамж хүртэл үржүүлэх.PISO-ийн хамгийн энгийн хэлбэр нь дан хэлбэртэйээлжийн бүртгэлЭнэ нь зэрэгцээ өгөгдлийг параллель цаг тутамд нэг удаа хүлээн авч, илүү өндөр цуваа цагийн хурдаар шилжүүлдэг.Хэрэгжилтүүд нь мөн ашиглаж болнодавхар буфертэйзайлсхийхийн тулд бүртгүүлнэ үүметастаз байдалцагны домэйн хооронд өгөгдөл дамжуулах үед.
SIPO (цуваа оролт, зэрэгцээ гаралт) блок нь ихэвчлэн хүлээн авах цагийн гаралт, өгөгдлийн гаралтын шугам, гаралтын өгөгдлийн түгжээтэй байдаг.Хүлээн авах цагийг өгөгдлөөс цуваагаар сэргээсэн байж магадгүйцагийг сэргээхтехник.Гэсэн хэдий ч цаг дамжуулдаггүй SerDes нь PLL-ийг зөв Tx давтамж руу түгжихийн тулд жишиг цагийг ашигладаг бөгөөд бага байхаас зайлсхийдэг.гармоник давтамжууд-д байдагөгөгдлийн урсгал.Дараа нь SIPO блок нь ирж буй цагийг параллель хурд хүртэл хуваана.Хэрэгжилтүүд нь ихэвчлэн давхар буфер байдлаар холбогдсон хоёр регистртэй байдаг.Нэг регистр нь цуваа урсгалын цагийг тогтооход, нөгөө нь удаашралтай зэрэгцээ талын өгөгдлийг хадгалахад ашиглагддаг.
Зарим төрлийн SerDes нь кодлох/декодлох блокуудыг агуулдаг.Энэхүү кодчилол/декодчилолын зорилго нь дохионы шилжилтийн хурдад дор хаяж статистикийн хязгаарлалт тавихад хялбар болгоход чиглэгддэг.цагийг сэргээххүлээн авагчид, хангаххүрээлэх, мөн хангахDC тэнцвэр.
DS90UB914A-Q1-ийн онцлогууд
- Автомашины хэрэглээний шаардлага хангасан AEC-Q10025-MHz-с 100-MHz оролтын пикселийн цагны дэмжлэг
- Төхөөрөмжийн температурын 2-р зэрэг: -40 ℃ - + 105 ℃ орчны ажиллах температурын хүрээ
- Төхөөрөмжийн HBM ESD ангиллын түвшин ±8кВ
- Төхөөрөмжийн CDM ESD ангиллын түвшин C6
- Програмчлагдах боломжтой өгөгдлийн ачаалал: 400 кГц давтамжтай I2C дэмжлэгтэй тасралтгүй бага хоцролттой хоёр чиглэлтэй хяналтын интерфэйсийн суваг
- 100-MHz хүртэл 10 битийн ачаалал
- 12 битийн ачаалал 75 МГц хүртэл
- 2:1 Мультиплексер нь оролтын хоёр зургийн хооронд сонголт хийх боломжтой
- 15 м-ээс дээш коаксиаль эсвэл 20 м-ийн хамгаалалттай эрчилсэн хос кабелийг хүлээн авах чадвартай
- Бат бөх Power-Over-Coaxial (PoC) ажиллагаа
- Хүлээн авах эквалайзер нь кабелийн алдагдлын өөрчлөлтөд автоматаар дасан зохицдог
- LOCK гаралтын тайлагнах зүү болон @SPEED BIST оношилгооны онцлог нь холбоосын бүрэн бүтэн байдлыг баталгаажуулах
- 1.8-V хүчдэлийн нэг тэжээлийн хангамж
- ISO 10605 болон IEC 61000-4-2 ESD стандартад нийцсэн
- Програмчлагдсан тархалтын спектр (SSCG) болон хүлээн авагчийн шаталсан гаралт бүхий EMI/EMC бууруулах
DS90UB914A-Q1-ийн тодорхойлолт
DS90UB914A-Q1 төхөөрөмж нь нэг коаксиаль кабель эсвэл дифференциал хосоор өгөгдөл дамжуулах өндөр хурдны дамжуулах суваг, хоёр чиглэлтэй хяналтын суваг бүхий FPD-Link III интерфейсийг санал болгодог.DS90UB914A-Q1 төхөөрөмж нь өндөр хурдны урагшлах суваг болон хоёр чиглэлтэй хяналтын сувгийн мэдээллийн зам дээр ялгах дохиололыг агуулдаг.Цуврал арилгагч нь ECU (Цахим хяналтын нэгж) дэх зураг авагчид болон видео процессоруудын хоорондох холболтод зориулагдсан.Энэхүү төхөөрөмж нь 12 бит хүртэлх пикселийн гүнтэй, хоёр чиглэлтэй хяналтын сувгийн автобусны хамт хоёр синхрончлолын дохио шаарддаг видео өгөгдлийг жолоодоход тохиромжтой.
Цуврал арилгагч нь нэг нэгээр нь идэвхтэй байгаа хоёр оролтын дүрсийг сонгох боломжийг олгодог мультиплексортой.Үндсэн видео дамжуулалт нь 10 битийн эсвэл 12 битийн өгөгдлийг нэг өндөр хурдны цуваа дамжуулалт болгон хувиргадаг бөгөөд I2C портоос хяналтын мэдээллийг хүлээн авдаг, видеог хоослох хугацаанаас үл хамааран тусдаа бага хоцролттой хоёр чиглэлтэй хяналтын сувгийн дамжуулалттай.
TI-ийн суулгагдсан цагны технологийг ашиглах нь нэг дифференциал хосоор ил тод, бүрэн дуплекс харилцаа холбоог бий болгож, тэгш бус-хоёр чиглэлтэй хяналтын сувгийн мэдээллийг дамжуулах боломжийг олгодог.Энэхүү нэг цуваа урсгал нь параллель өгөгдөл болон цагийн замуудын хоорондох хазайлтыг арилгах замаар өргөн мэдээллийн автобусыг ПХБ-ийн ул мөр ба кабелиар дамжуулах ажлыг хялбаршуулдаг.Энэ нь өгөгдлийн замыг нарийсгаснаар системийн зардлыг ихээхэн хэмнэж, улмаар ПХБ-ийн давхарга, кабелийн өргөн, холбогчийн хэмжээ, зүүг багасгадаг.Нэмж дурдахад, Deserializer оролтууд нь хол зайд зөөвөрлөгчөөс үүсэх алдагдлыг нөхөхийн тулд дасан зохицох тэгшитгэлийг хангадаг.Дотоод тогтмол гүйдлийн тэнцвэржүүлсэн кодчилол/декодчилол нь хувьсах гүйдлийн холболттой харилцан холболтыг дэмжихэд ашиглагддаг.